Jmenuje se to PLL ( Phase Lock Loop - česky fázový závěs ) - zapojení je jednoduché a snadné. PLL obvod obsahuje fázový komparátor a napěťově řízený oscilátor ( VCO ). Signál se přivede na vstupní komparátor a ten následně rozkmitá oscilátor, z oscilátoru jde zpětná vazba zpět do komparátoru a celé to drží vstupní kmitočet, ovšem to je celkem k ničemu, že Tak se do zpětné vazby přidává dělička a díky ní musí oscilátor kmitat na násobku děličky aby na komparátoru byla stejná frekvence jako na vstupu --> kmitočet je vynásoben, výstup se bere z výstupu VCO.
Tady je obrázek, který vystihuje mojí myšlenku, násobek výsledného kmitočtu je dělící poměr děličky - to je co
Ještě bych dodal, že PLL, který se dá v pohodě sehnat je třeba CMOSová 4046ka ...